فیلترها/جستجو در نتایج    

فیلترها

سال

بانک‌ها




گروه تخصصی











متن کامل


اطلاعات دوره: 
  • سال: 

    1400
  • دوره: 

    50
  • شماره: 

    4 (پیاپی 94)
  • صفحات: 

    1485-1497
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    181
  • دانلود: 

    81
چکیده: 

افزایش سرعت، دقت و کاهش توان مصرفی ادوات الکترونیکی، پارامترهای مهمی هستند که در طراحی و تولید این ادوات باید مورد توجه قرار بگیرند. در این مقاله، طراحی یک حلقه قفل شونده در فاز بهبود یافته با استفاده از ترانزیستورهای مبتنی بر نانو لوله کربنی ارایه شده است. با استفاده از یک ساختار تفاضلی در نوسان ساز حلقوی، نویز حاصل از منبع تغذیه و همچنین زیرلایه حذف می گردد. همچنین به کارگیری سلف فعال در این نوسان ساز موجب افزایش قابل توجه فرکانس نوسان می گردد. در مدار آشکارساز فاز ارایه شده، با استفاده از یک ساختار جدید حلقه-باز، سرعت آشکارسازی به میزان قابل توجهی افزایش می یابد. این امر موجب حذف مدار تقسیم کننده در مسیر حلقه می گردد. با حذف مدار تقسیم کننده، نویز مدار به میزان قابل توجهی کاهش خواهد یافت. مدار طراحی شده، یک بار با استفاده از تکنولوژی ماسفت در پروسه 0. 18 میکرومتر و درنهایت با ترانزیستورهای اثر میدانی مبتنی بر نانولوله کربنی در پروسه ی32 نانومتر و با منبع تغذیه ی 0. 9 ولت، پیاده سازی شده است. فرکانس مرکزی در این پروسه برابر با 68. 5 گیگاهرتز می باشد؛ همچنین توان مصرفی کمتر از 150 نانو وات و زمان قفل شدن آن کمتر از 10 پیکوثانیه می باشد.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 181

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 81 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
نویسندگان: 

GHOLAMI M. | ARDESHIR G.

اطلاعات دوره: 
  • سال: 

    2014
  • دوره: 

    27
  • شماره: 

    4 TRANSACTIONS A: BASICS
  • صفحات: 

    517-521
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    357
  • دانلود: 

    0
چکیده: 

In this paper a new architecture for delay locked loops is proposed. Static phase offset and reset path delay are the most important problems in phase-frequency detectors (PFD). The proposed structure decreases the jitter resulted from PFD by switching two PFDs. In this new architecture, a conventional PFD is used before locking of DLL to decrease the amount of phase difference between input and output of the DLL. Near locking, an XOR gate is used to act as a PFD which makes the DLL locks with less jitter. Also, the reset path time and glitch are decreased by using the XOR gate. The proposed architecture has been designed in TSMC 0.18um CMOS Technology. The simulation results support the theoretical design aspects.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 357

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
اطلاعات دوره: 
  • سال: 

    1404
  • دوره: 

    23
  • شماره: 

    1
  • صفحات: 

    58-68
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    22
  • دانلود: 

    0
چکیده: 

در این مقاله، طراحی و شبیه‌سازی حلقه قفل فاز (PLL) با فرکانس مرکزی 45/2 گیگاهرتز ارائه شده است. این PLL با استفاده از تکنولوژی 18/0 میکرون CMOS و نرم‌افزار HSPICE شبیه‌سازی شده است. ساختار پیشنهادی شامل بلوک‌های اصلی مانند آشکارساز فاز، پمپ بار، فیلتر پایین‌گذر، نوسان‌ساز کنترل‌شده با ولتاژ و تقسیم‌کننده است. مقادیر دقیق پارامترهای مدار از طریق شبیه‌سازی‌های گسترده به دست آمده و برای دستیابی به عملکرد بهینه تنظیم شده‌اند. نتایج شبیه‌سازی نشان می‌دهند که این PLL  با توان مصرفی کمتر از 56/13 میلی‌وات، زمان قفل حدود 16 دوره تناوب فرکانس مرکزی، و نویز فاز dBc/Hz  115 - در فرکانس 1 مگاهرتز عملکردی پایدار و دقیق ارائه می‌دهد. این طراحی به دلیل پایداری بالا و مصرف انرژی کم، برای کاربردهایی مانند مودم‌های ADSL، ارتباطات وای‌فای و دستگاه‌های پرتابل مناسب است.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 22

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources
نویسندگان: 

Hassanpour H. | Ehsanian M.

اطلاعات دوره: 
  • سال: 

    2021
  • دوره: 

    34
  • شماره: 

    6
  • صفحات: 

    1430-1437
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    38
  • دانلود: 

    0
چکیده: 

One of the critical components for the efficient operation of single-phase grid-connected converters is the synchronization unit. This paper presents a fast and adaptive phase-locked loop (PLL) structure that ameliorates the dynamic response of the estimated frequency and amplitude for grid-connected single-phase power systems. The second-order generalized integrator (SOGI) with a novel frequency-locked loop (FLL) is utilized which contains a DC offset rejection loop. The proposed method not only eliminates the transient response of the estimated frequency which is produced by FLL in grid voltage phase angle jumps, but also improves the PLL dynamic characteristics. The whole system has been simulated in MATLAB Simulink environment where a very small settling time for the estimated frequency of the FLL has been achieved. Therefore, it will improve the whole dynamic parameters of the system. Based on the simulation results, the settling time for the estimated frequency and amplitude are 22 ms and 10 ms, respectively.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 38

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
اطلاعات دوره: 
  • سال: 

    1404
  • دوره: 

    23
  • شماره: 

    2
  • صفحات: 

    117-126
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    2
  • دانلود: 

    0
چکیده: 

امروزه شبکه های عصبی یک ابزار قدرتمند برای مدل­سازی مدار­های پیچیده و غیرخطی می­باشند. در این مقاله، مدل­سازی رفتار گذرای وابسته به زمان مدار حلقه قفل فاز دیجیتالی به کمک دو مدل شبکه­ی عصبی که وابسته به زمان هستند، انجام شده است. مدل سازی با استفاده از شبکه عصبی RNN با چالش محو گرادیان در مرحله آموزش مواجه می­باشد و از نظر سرعت و دقت در مدل سازی عملکرد مناسبی ندارد. برای دستیابی به مقادیر مطلوب خطای آموزش و آزمون، از شبکه عصبی GRU برای مدل سازی استفاده می­شود. این شبکه به دلیل وجود دو گیت به روزرسانی و بازنشانی، قادر می­باشد مشکل محو شدن گرادیان را برطرف کرده و مدل سازی قابل قبولی ارائه ­دهد. مقایسه نتایج این دو شبکه نشان می دهد که روش مبتنی بر ساختار شبکه عصبی گیتی، توانایی و قابلیت بهتری در مدل سازی رفتار مدارهای غیرخطی دارد. در پایان، جهت ارزیابی منصفانه عملکرد مدل ها، مقایسه ای نیز با ساختار LSTM انجام شده که نتایج آن نشان می دهد شبکه GRU از نظر دقت مدل سازی و سرعت آموزش عملکرد بهتری نسبت به LSTM نیز دارد.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 2

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
نویسندگان: 

GHOLAMI M.

اطلاعات دوره: 
  • سال: 

    2016
  • دوره: 

    29
  • شماره: 

    7 (TRANSACTIONS A: Basics)
  • صفحات: 

    916-920
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    197
  • دانلود: 

    0
چکیده: 

In this paper a new phase-frequency detector is proposed using transmission gates which can detect phase difference less than 500ps. In other word, the proposed phase-frequency Detector (PFD) can work in frequencies higher than 1. 7 GHz, whereas a conventional PFD operates at frequencies less than 1. 1 GHz. This new architecture is designed in TSMC 0. 13um CMOS Technology. Also, the proposed PFD achieves a capture range approximately twice that of conventional PFDs. The simulation results support the theoretical predictions. To validate correct performance of this novel PFD, it is then used in a conventional delay locked loop structure.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 197

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources
اطلاعات دوره: 
  • سال: 

    2024
  • دوره: 

    7
  • شماره: 

    1
  • صفحات: 

    29-39
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    22
  • دانلود: 

    0
چکیده: 

This article presents development and implementation of an integer N-type phase locked loop (PLL) module with two output frequencies of 1 and 4 GHz, each having a phase noise better than -110dBC/Hz@10k. The structure has 0 and 10dBm power levels at 1 and 4GHz output frequencies, respectively. Having two different outputs of 1 and 4 GHz at once, in addition to the 1.1 and 4.4GHz realized by the capability included in this design in which two additional outputs can be achieved by using the pins A0 to A4 and altering their status, makes this structure a good candidate for mass production. A two-step frequency division is employed in this work. The first step is realized using the frequency divider of order 4, and the second step is implemented inside the HMC440 IC, including a PFD and a counter. Compared to typical methods, this method presents a clean output by suppressing the spurs meant to be manifested using a single-step frequency division. This PLL is constructed in discrete and modular modes and employed in transceivers’ up-converter and down-converter blocks, Satellite communications, Cable TV links (CATV), Local Area Networks (LAN), Global Positioning Systems (GPS), test equipment, digital radios, military and commercial communications. For a specific example, the 4GHz frequency is used to up-converte or down-converte the received signals, and the 1-GHz frequency is usually used for the synthesizer module clock frequency. Advanced Design System (ADS) was used in the design, and OrCAD was used in the schematic design of the PLL module.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 22

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
اطلاعات دوره: 
  • سال: 

    1403
  • دوره: 

    15
  • شماره: 

    3
  • صفحات: 

    79-98
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    23
  • دانلود: 

    0
چکیده: 

در سال های گذشته، استفاده از موتورهای سنکرون مغناطیس دائم رواج یافته است. این موتورها ارزان تر، سبک تر و بادوام تر هستند؛ اما برای کنترل این موتورها، داشتن اطلاعات دقیق از موقعیت روتور ضروری است؛ به همین دلیل، روش هایی مختلف برای بهبود عملکرد تخمین موقعیت موتور استفاده شده‏اند. یکی از این روش ها تخمین با تزریق جریان هارمونیکی به سیم پیچ استاتور است. در این مقاله، با استفاده از جریان های فرکانس بالای تزریقی به استاتور، موقعیت روتور در موتورهای IPMSM تخمین زده شده است؛ اما پاسخ به دست آمده به دلیل دقیق نبودن سنسورهای اندازه گیری جریان دارای DC آفست است که باعث ایجاد خطا در تخمین موقعیت روتور می شود. برای حل این مشکل، از روش ePLL بهبودیافته استفاده شده است. این روش با حذف نویزهای مدار اندازه گیری جریان و اثر DC آفست، باعث همگرایی موقعیت تخمین‏زده‏شدۀ روتور به موقعیت واقعی آن می شود. کارایی این روش ابتدا با شبیه سازی در نرم‏افزار متلب و سپس، در محیط Psim ثابت شده است. سپس، این روش بر روی درایو یک موتور مغناطیس دائم با استفاده از پردازندۀ TMS320F28034 اجرا شده است.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 23

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
اطلاعات دوره: 
  • سال: 

    1382
  • دوره: 

    1
  • شماره: 

    2
  • صفحات: 

    69-75
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    1352
  • دانلود: 

    1163
چکیده: 

دراین مقاله طراحی، ساخت و نتایج حاصل از آزمون عملی یک سنکرونایزر الکترونیکی جهت موازی کردن دیزل ژنراتورها با یکدیگر یا با شبکه سراسری شرح داده می‏شود. علی‏رغم آنکه ژنراتورهای موازی از مدتها پیش درنیروگاه‏های ایران به کار گرفته شده‏اند، اما دیزل ژنراتور‏های موازی، علی‏رغم مزایای بسیار زیاد آنها، کمتر در صنعت ایران به کارگرفته شده‏اند. یک علت مهم برای این امر، نداشتن تجهیزات لازم برای سنکرون نمودن دیزل ژنراتورها بوده است. دستگاه سنکرونایزر ساخته شده با ارسال فرمانهای مناسب به سیستم کنترل سرعت دیزل ژنراتور، شرایط را طوری فراهم می‏کند که در اختلاف فاز صفر، فرمان موازی کردن صادر شود. مزیت مهم این نوع سنکرونایزر در مقایسه با انواع دیگر سنکرونایزر‏ها، حفظ سنکرون بودن، پس از رسیدن به شرایط آن می‏باشد، به ترتیبی که با به کارگرفتن روش قفل کردن فاز (PLL ) ، این شرایط حفظ شده و دیگر نیازی به در نظر گرفتن زمان بسته شدن کلید برای ارسال فرمان موازی شدن نیست. این نمونه سنکرونایزر علاوه بر قابلیت اعتماد بیشتر به جهت نوع کارکرد آن، سنکرون نمودن را در سرعت بسیار بالاتری نسبت به سنکرونایزرهای کلاسیک انجام می‏دهد.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 1352

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 1163 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
نشریه: 

اطلاعات دوره: 
  • سال: 

    1401
  • دوره: 

    26
  • شماره: 

    102
  • صفحات: 

    1-11
تعامل: 
  • استنادات: 

    0
  • بازدید: 

    154
  • دانلود: 

    49
چکیده: 

ر این مقاله، مدار جدیدی برای بلوک پمپ بار (CP) برای کاربرد در حلقه قفل تاخیر ((DLL طراحی و سپس با استفاده از نرم افزار 2008 ADS بر مبنای فناوری µ, m 18/0TSMC CMOSRF و ولتاژ تغذیه 8/1 ولت در سطح ترانزیستور شبیه سازی شده است. با استفاده از DLL می توان هم زمانی دقیقی بین سیگنال های کلاک داخلی و خارجی ایجاد کرد. در این مقاله، حلقه قفل تاخیری شبیه سازی شده است که در آن به کمک مدار CP پیشنهادی مشکل عدم تطبیق جریان ها تا حد زیادی مرتفع شده و در نتیجه جیتر و خطای فاز استاتیکی در حد مطلوبی کاهش یافته است، به گونه ای که در نهایت جیتر موثر psec 7/3 در MHz920 حاصل گردید. در این حلقه، با وجود این که سیگنال های UP و DN در هر دوره تناوب متناسب با ناحیه کور فعال هستند، اما جریان قابل توجهی در خروجی CP جاری نمی شود، زیرا در آن سیگنال های UP و DN در محل منبع جریان قرار دارند و با روشن شدن هر کدام امکان انتقال جریان به خروجی مربوط به خودش در CP فراهم می شود. در عین حال، مانع انتقال جریان مربوط به کلید دیگری در صورت روشن شدن آن می شود.

شاخص‌های تعامل:   مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resources

بازدید 154

مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesدانلود 49 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesاستناد 0 مرکز اطلاعات علمی Scientific Information Database (SID) - Trusted Source for Research and Academic Resourcesمرجع 0
litScript
telegram sharing button
whatsapp sharing button
linkedin sharing button
twitter sharing button
email sharing button
email sharing button
email sharing button
sharethis sharing button